在标准的CS和RD信号下通过14位并行数据总线读出数据。充电机电源内部选择CS和RD输入以保证转换结果加载在数据总线上。当CS和RD都为逻辑低时,数据线DBO到DB13退出高阻抗状态。这样CS可以一直保持为逻辑低而使用RD信号访问转换结果。由于每次转换结果在EOC转为逻辑低的同时被锁存到它的输出数据寄存器,所以可将EOC和RD管脚连接在一起,CS保持为逻辑低并利用面觅的上升沿锁存转换结果。尽管AD7865允许在转换中进行读操作(例如对输出数据驱动器单独供电,VDRJVE).为得到最佳性能可EOC为逻辑低时(也就是在下一个转换之前)完成读操作。